Micaela Troglia Gamba

Email: 
trogliagamba@ismb.it
Tel: 
011 2276447

Consegue nel novembre del 2007 la laurea specialistica in Ingegneria Elettronica presso il Politecnico di Torino, con una tesi dal titolo “Algoritmi e architetture per il progetto di ricevitori MIMO”. A gennaio del 2008 entra a far parte del Very Large Scale Integration Laboratory (VLSI Lab), presso il Dipartimento di Elettronica del Politecnico di Torino, come studentessa di dottorato. Da settembre 2009 a marzo 2010 è presso l'École Nationale Supérieure des Télécommunications de Bretagne  (Télécom Bretagne) a Brest, Francia. Nell’aprile del 2011 ottiene il titolo di dottore di ricerca in Ingegneria Elettronica e delle Comunicazioni in cotutela tra Politecnico di Torino e Télécom Bretagne. La tesi si intitola “Algorithms and Architectures for the detection of MIMO signals”.

Si è specializzata nella progettazione di architectture VLSI e ASIP (Application Specific Instruction set Processors) per la detection di segnali in sistemi multiantenna (MIMO). In particolare, la sua attività di ricerca si focalizza su aspetti algoritmici, architetturali e realizzativi dello “Sphere Decoder Algorithm” e del “List Sphere Decoder”. Il principale obiettivo era di proporre soluzioni efficienti in termini di area, tenendo conto dei requisiti  di throughput, flessibilità e prestazioni di error rate, richiesti dai sistemi avanzati di comunicazione digitale.

Da agosto 2011 collabora in veste di progettista di hardware digitale con l'Area di Ricerca Navigation Technologies di ISMB. La principale attività consiste nella realizzazione su FPGA di un algoritmo di mitigazione degli interferenti per ricevitori GPS/Galileo.

In November 2007 she received the Master of Science Degree in Electronics Engineering from the Politecnico di Torino with a thesis entitled “Algoritmi e architetture per il progetto di ricevitori MIMO”. In Genuary 2008 she joined  the Very Large Scale Integration Laboratory (VLSI Lab), Department of Electronics, Politecnico di Torino, as PhD student.  From  September 2009 to March 2010 she was at École Nationale Supérieure des Télécommunications de Bretagne (Télécom Bretagne), Brest, France. In April 2011 she obtained her co-agreement PhD in Electronics and Communication Engineering, between Politecnico di Torino and Tèlécom Bretagne. Her thesis is entitled “Algorithms and Architectures for the detection of MIMO signals”.

She specialized in VLSI and ASIP (Application Specific Instruction set Processor) architectures for MIMO (Multiple-Input Multiple-Output) detection. In particular, her research activity  focuses on algorithmic, architectural and implementation aspects of the “Sphere Decoder Algorithm” and of the “List Sphere Decoder”. The main objective was to propose area-efficient implementation solutions, while considering throughput, flexibility and error rate performance requirements of advanced digital communications systems.

From August 2011, she cooperates as Digital Hardware Designer with the NavSas Group of ISMB. Her main activity is the FPGA implementation of an interference mitigation algorithm for GPS/Galileo receivers.